## Hollow Man

## 一、选择题 (每小题 1 分, 共 15 分) 1. 相联存贮器是按\_\_\_\_\_进行寻址的存贮器。 A 地址方式 B 堆栈方式 C 内容指定方式 D 地址方式与堆栈方式 2. 采用虚拟存贮器的主要目的是 A. 提高主存贮器的存取速度 B. 扩大主存贮器的存贮空间,并能进行自动管理和调度 C. 提高外存贮器的存取速度 D.扩大外存贮器的存贮空间 3. 描述 PCI 总线中基本概念不正确的句子是。 A HOST 总线不仅连接主存,还可以连接多个CPU B PCI 总线体系中有三种桥,它们都是 PCI 设备 C 以桥连接实现的 PCI 总线结构不允许许多条总线并行工作 D 桥的作用可使所有的存取都按 CPU 的需要出现在总线 4. 冯·诺依曼机工作的基本方式的特点是 。 A 多指令流单数据流 B 按地址访问并顺序执行指令 C 堆栈操作 D 存贮器按内容选择地址 5. 主存贮器和 CPU 之间增加 cache 的目的是\_\_\_\_。 A 解决 CPU 和主存之间的速度匹配问题 B 扩大主存贮器容量 C 扩大 CPU 中通用寄存器的数量 D 既扩大主存贮器容量,又扩大 CPU 中通用寄存器的数量 6. 双端口存储器在 情况下会发生读/写冲突。 **A**. 左端口与右端口的地址码不同**B**. <math>左端口与右端口的地址码相同C. 左端口与右端口的数据码不同 D. 左端口与右端口的数据码相同 7. 操作控制器的功能是。 A. 产生时序信号 B.从主存取出一条指令 C.完成指令操作的译码 D. 从主存取出指令,完成指令操作码译码,并产生有关的操作控制信号,以解释 执行该指令 8. 设相对寻址的转移指令占两个字节,第一个字节是操作码,第二个字节是相对位移量, 每当 CPU 从存储器取出第一个字节时,即自动完成(PC)+1 到 PC。设当前 PC 的内容为 2003H, 要求转移到 200AH 地址, 则该转移指令第二字节的内容为()。

10. 采用串行接口进行 7 位 ASCII 码传送, 带有 1 位奇偶校验位, 1 位起始位和 1 位停止位,

11. 定点 16 位字长的字,采用 2 的补码形式表示时,一个字所能表示的整数范围是()。

B.  $-(2^{15} -1) \sim +(2^{15} -1)$ 

A. 05H B. 06H C. 07H D. 08H

A. 选取使用频率低的一些复杂指令, 指令条数多

B. 指令长度固定 C. 指令格式种类少

当波特率为 9600 波特时,字符传送速率为 ( )。 A. 960 B. 873 C. 1371 D. 480

D. 只有取数/存数指令访问存储器

A.  $-2^{15} \sim + (2^{15}-1)$ 

12. 在定点数运算中产生溢出的原因是()。

9. 在下面描述的 RISC 指令系统基本概念中不正确的是 ( )。

C.  $+ (2^{15} + 1) \sim +2^{15}$  D.  $-2^{15} \sim +2^{15}$ 

A. 运算过程中最高位产生了进位或借位 B. 参加运算的操作数超出了机器的表示范围

- C. 运算结果的操作数超出了机器的表示范围
- D. 机器的位数太少,不得不舍弃最低有效位
- 13. 加法器采用先行进位的目的是()。

  - A. 提高加法器的速度 B. 快速传递借位信号 C. 优化加法器结构 D. 增强加法器功能
- 14.某 DRAM 芯片,其存储容量为 1024k×8 位,该芯片的地址线和数据线数目为( )。

  - A. 10, 8 B. 1024, 8 C.20, 8 D.19, 8

- 15. 同步控制是 ( )。
  - A. 只适用于 CPU 控制的方式 B. 只适用于外围设备控制的方式
  - C. 由统一时序信号控制的方式 D. 所有指令执行时间都相同的方式

## 二、填空题(每小题3分,共15分)

- 1. CPU 从 A. \_\_\_\_\_\_取出一条指令并执行这条指令的时间和称为 B. \_\_\_\_\_。由于各种指 令的操作功能不同,各种指令的指令周期是 C.\_\_\_\_。
- 2. 存储器的技术指标有 A. \_\_\_\_\_, B. \_\_\_\_, C. \_\_\_\_, 和存储器带宽。
- 3. CPU 周期也称为 A. \_\_\_\_\_; 一个 CPU 周期包含若干个 B. \_\_\_\_。任何一条指令的指令 周期至少需要 C. 个 CPU 周期。
- 4. CPU 中,保存当前正在执行的指令的寄存器为 A\_\_\_\_\_,保存当前正在执行的指令的地 址的寄存器为 B\_\_\_\_\_, 保存 CPU 访存地址的寄存器为 C\_\_\_\_\_。
- 于低成本的小系统,在微型机系统中得到了广泛的应用。
- 三、 (10 分) 己知: x=0.1011, y=-0.0101, 求: [ $\frac{1}{2}x$ ]\*, [ $\frac{1}{4}x$ ]\*, [-x]\*, [ $\frac{1}{2}y$ ]\*,
- $\left[\frac{1}{4}y\right]_{4}, \quad [-y]_{4}, \quad x+y=?, \quad x-y=?$
- 四、(10分)已知 x=-0.1001, y=-0.1011,用原码加减交替法计算 $[x/y]_{\mathbb{R}}=?$
- 五、简答题(共10分,每小题5分)
  - 1.集中式仲裁总线的裁决方式共有哪几种?总线的哪种裁决方式速度最高?
  - 2. 简述磁表面存储器的读写操作原理。
- 示, a—f 分别对应 6 种不同性质的微命令信号。假设一条微指令的控制字段仅限 4 位, 请安 排微指令的控制字段格式。

| 微指令   | 指令微命令信号 |   |           |           |           |           |
|-------|---------|---|-----------|-----------|-----------|-----------|
|       | a       | b | c         | d         | e         | f         |
| $I_1$ | V       |   |           |           |           |           |
| $I_2$ | V       |   |           |           |           |           |
| $I_3$ |         | √ | $\sqrt{}$ |           |           |           |
| $I_4$ |         | √ |           |           |           |           |
| $I_5$ |         |   | $\sqrt{}$ | $\sqrt{}$ |           |           |
| $I_6$ |         |   |           | $\sqrt{}$ | $\sqrt{}$ |           |
| $I_7$ |         |   |           |           | $\sqrt{}$ | $\sqrt{}$ |
| $I_8$ |         |   |           |           |           | V         |

七、(15分)已知某8位机的主存采用半导体存贮器,地址码为18位,若使用4K×4位RAM 芯片组成该机所允许的最大主存空间,并选用模块条的形式,问:

- (1) 若每个模条为 32K×8 位, 共需几个模块条?
- (2) 每个模块内共有多少片 RAM 芯片?
- (3) 主存共需多少 RAM 芯片? CPU 如何选择各模块条?

八、(15分) CPU 结构如图所示,其中有一个累加寄存器 AC,一个状态条件寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。

- (1) 标明图中四个寄存器的名称。
- (2) 简述指令从主存取到控制器的数据通路。
- (3) 简述数据在运算器和主存之间进行存/取访问的数据通路。



## 

 $= \frac{1}{2} \times \frac{1}{2} = 0.01011$   $= \frac{1}{2} \times \frac{1}{2} = \frac{1}{2} \times \frac{1}{2} \times \frac{1}{2} = \frac{1}{2} \times \frac{1}{2} \times \frac{1}{2} = \frac{1}{2} \times \frac{1}{2}$ 

五① /· 链式查询3式 2·计时器定时查询3式 3·3帐主请求3式

为外主式清前进度基级快

- (2) 4x11 (1) 4835 1175
- 写:制用磁头设置出发红的编程度 一次减化,当写线图中通入一定的脉冲电流.铁芯中产生磁通,载体被磁化 为.相应极性磁化剂,一个磁化剂 有循一个二进制区

读: 磁铁经过磁光时,磁化光通过磁铁形态 洞含回路。,不同极性磁化元在铁芯中方 何不同, 当磁头对新体相对运动时, 由于 磁头铁芯、磁面变化, 使读出线圈感应 出相应电动势 7. 12/2 Cel 009 016 10d 11f

由图列知 (a, b, of) 到级 一数一个多段进行 译码。 C, e 平納控制 一共、4位

七· 中地码18位,8位机 所从翻转的 (246×8) KB,所从常用(246×8)/(32×8)=8 模块 (2) 4K×4位 SRAM,构成 32K×8位模块,,界(32K×8)/4XX4=16 BP 18组 SRAM,每前,

(3) 常 16×8=128个 MM芯片. 一次 8个模块 八零要 3氰地址纸译码





→ M→ IR → 控制器 (3) 右: AC→MDR→ M 板: M→MDR→ALU→AC